• BI-HR/23-24-009 - Visoko zmogljivo računanje na RISC-V vektorskih procesorjih
Naročnik: ( BI-HR/23-24-009 )
Tip projekta: Bilaterarni projekti
Trajanje projekta: 2023 - 2026
  • Opis

Računalniški sistemi eksa ravni morajo izpolnjevati visoke zahteve glede zmogljivosti, cene sistema in energetske učinkovitosti. Za zagotavljanje zmogljivosti je potrebna ogromna količina virov. V zadnjem času procesorji arhitekture RISC-V postajajo vse bolj in bolj razširjeni ter sprejeti za zagotavljanje računalniške zmogljivosti. V primerjavi z obstoječimi arhitekturami RISC, kot sta ARM ali MIPS, arhitektura RISC-V omogoča razširitev nabora ukazov (angl. Instruction Set Architecture) po meri za podporo specifičnim načrtovalskim potrebam, prilagojenim posebej za visoko zmogljivo računanje (HPC). Svetovno poznana podjetja, kot so Google, Intel, Huawei in drugi, aktivno sodelujejo pri razvoju RISC-V procesorja. Inspirirana uspehom arhitekture RISC-V, Evropska procesorska pobuda (EPI) prizadeva za zagotavljanje neodvisnosti Evropske unije na področju visokozmogljivega računalništva z razvojem računskih pospeševalnikov, ki temeljijo na arhitekturi RISC-V, imenovanih European Processor Accelerator Chip (EPAC), zasnovanih za visoko-učinkovito in visoko-prepustno računanje. Ekosistem EPAC združuje odprtokodno programsko in strojno opremo za uvedbo prvega popolnoma odprtokodnega ekosistema razvojnih orodij in jezikov, ki temelji na novi arhitekturi RISC-V ter je povezana z različnimi računskimi pospeševalniki. EPAC bo energetsko izjemno učinkovit, primeren za HPC in vgrajene sisteme ter razširljiv (enostavno dodajanje komponent na čipu in izven čipa).